GB/T 36474-2018 半导体集成电路 第三代双倍数据速率同步动态随机存储器 (DDR3 SDRAM)测试方法
标准详情:
GB/T 36474-2018
国家标准推荐性现行
- 中文名称:半导体集成电路 第三代双倍数据速率同步动态随机存储器 (DDR3 SDRAM)测试方法
- CCS分类:L56
- ICS分类:31.200
- 发布日期:2018-06-07
- 实施日期:2019-01-01
- 代替标准:
- 技术归口:全国半导体器件标准化技术委员会
- 发布部门:工业和信息化部(电子)
- 标准分类:电子学集成电路、微电子学
内容简介
国家标准《半导体集成电路 第三代双倍数据速率同步动态随机存储器 (DDR3 SDRAM)测试方法》由TC78(全国半导体器件标准化技术委员会)归口,TC78SC2(全国半导体器件标准化技术委员会半导体集成电路分会)执行,主管部门为工业和信息化部(电子)。
本标准规定了半导体集成电路第三代双倍数据速率同步动态随机存储器(DDR3SDRAM)功能验证和电参数测试的方法。本标准适用于半导体集成电路领域中第三代双倍数据速率同步动态随机存储器(DDR3SDRAM)功能验证和电参数测试。
起草单位
中国电子技术标准化研究院、上海高性能集成电路设计中心、成都华微电子科技有限公司、西安紫光国芯半导体有限公司、武汉芯动科技有限公司、
起草人
孔宪伟、殷梦迪、高专、刘建明、尹萍、巨鹏锦、
相近标准
20192068-T-339 半导体集成电路 驱动器测试方法
20182281-T-339 半导体集成电路 PWM控制器测试方法
20182282-T-339 半导体集成电路 AC/DC变换器测试方法
20192064-T-339 半导体集成电路 霍尔电路测试方法
20182269-T-339 半导体集成电路射频发射器/接收器测试方法
20182274-T-339 半导体集成电路 视频编解码电路测试方法
20221835-T-469 宇航用半导体集成电路单粒子软错误时域测试方法
20182276-T-339 半导体集成电路 直接数字频率合成器测试方法
SJ/T 11702-2018 半导体集成电路 串行外设接口测试方法
SJ/T 10805-2018 半导体集成电路 电压比较器测试方法
* 特别声明:资源收集自网络或用户上传,版权归原作者所有,如侵犯您的权益,请联系我们处理。
- 标准质量:
下载说明
- ① 欢迎分享本站未收录或质量优于本站的标准,期待。
② 仅供网友学习交流,若侵犯了您的权益,请联系我们予以删除。